课题目姓名院(系)专业班级学号指导教师日期程设计
电子技术综合设计课程设计信息学院电子0822011年10月10日—2011年10月16日1目录一、课程设计目的...............................................................................................................3二、课程设计目标...............................................................................................................3三、主要器件,软件环境...................................................................................................3四、设计思路.......................................................................................................................5五、总结...............................................................................................................................8六、附录...............................................................................................................................8
2带调时功能的电子闹钟
一、课程设计目的
1、掌握数字系统的分析和设计方法
2、能够熟练的、合理的选用集成电路器件3、熟悉EWB软件的使用。
二、课程设计目标
电子钟
——>
带调时功能的电子钟
——>
带调时功能的电子闹钟
功能要求:
1、进行24小时制的时、分、秒计时2、实现时间的LED数码管显示3、具有手动输入的时间功能调整
4、具有闹钟设置功能,能发出相应的闹钟提示
三、主要器件,软件环境
1、74LS160芯片,简单逻辑门,七段数码显示管。
EWB——虚拟电子工作平台。74LS160功能简介
74LS160芯片是一个具有清零、置数、保持、十进制计数等功能的计数器。其引脚图如下:
CLR是清零端,低电平有效;
CLK是脉冲输入端口,高电平有效;ABCD数据输入端,
当LOAD低电平有效时,输入脉冲信号,数据置入;
QaQbQcQd数据输出端;ENP,ENT使能控制端,当ENP*ENT=0时,计数器为保持状态;RCO为进位输出端。
32、555芯片,构成多谐振荡器用于提供脉冲
(a)多谐振荡器电路(b)工作波形多谐振荡器又称为无稳态触发器,它没有稳定的输出状态,只有两个暂稳态。在电路处于某一暂稳态后,经过一段时间可以自行触发翻转到另一暂稳态。两个暂稳态自行相互转换而输出一系列矩形波。多谐振荡器可用作方波发生器。
接通电源后,假定是高电平,则T截止,电容C充电。充电回路是VCC—R1—R2—C—地,按指数规律上升,当上升到时(TH、端电平大于),输出翻转为低电平。是低电平,T导通,C放电,放电回路为C—R2—T—地,按
4指数规律下降,当下降到时(TH、端电平小于),输出翻转为高电平,放电管T截止,电容再次充电,如此周而复始,产生振荡,经分析可得:输出高电平时间T=(R1+R2)Cln2输出低电平时间T=R2Cln2振荡周期T=(R1+2R2)Cln2输出方波的占空比q
R1R2R12R2四、设计思路
时钟显示模块闹钟显示模块调节模块时钟模块闹钟调节模块脉冲1、工作原理:
(1)由555定时器构成的振荡器产生稳定的1Hz的脉冲信号,作为标准脉冲。
(2)秒计数器计60后向分计数器进位,分计数器计满后向时计数器进位,小时计数器设置24进制计数器,满24后清零,重新开始计时。
(3)闹钟部分的计数,由按键产生的脉冲来计数,可以分别设定分和时。
(4)将闹钟的数据总线和时钟总线分别通过缓冲器,缓冲器的工作状态由切换开关控制,缓冲器输出的信号总线对应接到显示器。通过切换开关可以看到显示器显示的是闹钟或时钟。
(5)当时钟的信号或显示和闹钟的信号或显示一致时,蜂鸣器响,时间为1分钟。蜂鸣器设有了开关。
2、电路模块
(1)555产生时钟脉冲模块:产生1Hz的方波
5(2)时钟计时模块和校时电路:
(3)闹钟控制和校对电路:
6(4)时钟和闹钟显示电路:
(6)总图:
7五、总结
在这次课程设计过程中,通过EWB软件,可以方便的设计电路图,并容易仿真。在设计过程中,由于想让时钟的显示和闹钟的显示同时显示在同组显示管上,所以使用了缓冲器4503,避免时钟数据和闹钟数据的冲突,通过开关实现了时钟和闹钟的切换。另外在设计555多谐振荡电路时,开始设计的频率为1KHz,使用了分频的原理可以达到1Hz,然而,使得软件上的计时时间和实际的时间相差很大,于是就直接设计了1Hz的时钟脉冲。通过这次课程设计学到了很多细节上的东西,同时也算是对之前的知识的复习和巩固。
附录:参考文献
王毓银.数字电路逻辑设计(第二版).高等教育出版社
8
因篇幅问题不能全部显示,请点此查看更多更全内容
Copyright © 2019- igat.cn 版权所有 赣ICP备2024042791号-1
违法及侵权请联系:TEL:199 1889 7713 E-MAIL:2724546146@qq.com
本站由北京市万商天勤律师事务所王兴未律师提供法律服务